LSI 制定TARARI处理器与多核处理器相结合蓝图

DoSTOR存储在线 4月9日北京报道:LSI 公司日前宣布,该公司将于 4 月 7 日至11 日在加利福尼亚州旧金山 Moscone 中心举办的 2008 年 RSA 大会上公布高性能 Tarari内容处理加速器与四核 Intel Xeon 处理器相配合后用 Intel QuickAssist 技术进行研究与基准测试所得的结果。

LSI 还建立了标准的实验室环境来进行性能基准研究,帮助开发人员在采用四核Intel® Xeon® 处理器的系统中配合 Tarari 内容处理技术加速专用工作负载。专用工作负载包括入侵防御、防病毒、防间谍软件、遵从性、QoS、基于内容的过滤与计费,以及确保 XML 流量安全的技术。设计蓝图、专题文章、白皮书以及相关文章将作为长期项目的一部分在 LSI 和Intel的网站上面向业界发布。

LSI 网络组件部高级副总裁 Randy Smerik 指出:"上述蓝图、研究工作以及基准测试对构建新一代存储与网络交换机和设备的开发人员来说,至关重要。我们致力于让我们的客户分享我们在本领域的领先理念,并尽可能方便而最大限度地结合利用内容处理技术与多核处理器平台。"

Intel 嵌入式与通信部高级首席工程师兼首席技术官 Pranav Mehta 补充说:"高效集成加速器是 Intel QuickAssist 技术计划不可分割的一部分,能基于 Intel 架构推出市场领先的解决方案。我们正与 LSI 合作开展四核 Intel® Xeon® 处理器和 LSI Tarari 内容处理器的优化与互操作性工作,以便为客户提供性能增强型产品,加速安全应用产品上市进程。"

Smerik 和 Mehta将于 4 月 11 日星期五上午 11 点10分在大会小组讨论期间介绍首次性能测试结果,他们的论题是"多核 Intel 架构与加速器相结合:性能分析"。

LSI还将在每天 RSA 大会展览时段展示基准测试结果与实验室设置,其展台号为 #500。此外,LSI 还将于 4 月 27 日至 5 月 2 日在拉斯维加斯举办的Interop 2008 以及 4 月 22 日至 24 日在伦敦举办的 Infosecurity 欧洲大会展示更多产品与技术。

LSI 公司是 Intel 嵌入式与通信联盟的会员之一,该联盟包括嵌入式与通信领域的开发商和解决方案供应商。