在英特尔2007春季北京信息技术峰会前,英特尔IDF技术专场于16日召开,英特尔公司院士Ajay Bhatt向与会的专业媒体展示了Geneseo架构,并详细讲解了加速器技术的未来前景。Ajay Bhatt表示,作为现有PCI-Express的未来替代者,Geneseo在性能、带宽和功能方面为用户提供巨大的效益。
Ajay Bhatt在演讲中指出,摩尔定律为我们提供了一个有趣的创新机遇,几十年来从4004处理器的2300个晶体管,到2006年英特尔处理器的5.16亿个晶体管,摩尔定律从未失效。现在的市场,随着刚体运动物理学、流体模拟、证券管理、文本挖掘、信号/图像处理图元、衍生定价软件包、随机优化软件包、分区结构碰撞测试、密集和稀疏矩阵图元等新兴应用的出现,市场对高性能和加速器的需求越来越大,一个好的加速器在性能、可编程性、精确性、低功耗和低成本方面都有着良好的表现。
作为与多核架构同样重要的创新架构,Ajay Bhatt谈到:“加速度创新来源于多线程内核和加速器的高能效表现。而英特尔通过多核架构和Geneseo架构结合,完善了PCI Express技术结构,从而大大提升了PCI Express的速度。Geneseo架构则拥有专用性能和数据并行应用的最佳能效表现。”
Ajay Bhatt表示,作为改善加速器连接的Geneseo架构,将能够减少软件开销、简化并增强操作系统支持以及减少硬件开销,同时,作为增强PCI-Express的下一代I/O设备架构,Geneseo架构未来的应用将首先进入Clearspeed、DRC、高性能计算应用等领域,因其在海量的数据运算、低延时的实时响应、固定算法功能领域的出色性能,数学密集型事务处理、可视化和媒体处理以及嵌入式内容处理领域都将是Geneseo架构的用武之地。
Ajay Bhatt还谈到,英特尔为了让Geneseo架构更快的进入市场,Geneseo架构与原有的PCI-Express结构和构架相兼容,同时对多个细分市场、操作系统和应用程序都完全兼容,服务器领域的软件应用、程序研发也可以完全适应Geneseo架构。
在演讲中,Ajay Bhatt透露:“Geneseo将与PCI-SIG一起,扩展PCI Express架构的核心属性,以支持高级加速技术。”从2007年开始,PCIE二代架构的信号率将会提升一倍,达到5 GT/s,而明年将实现单/多层设备共享,在2009年将确定加速器接口和软件扩展。Geneseo加速器研发日程也已经确定,在2007年,Geneseo的0.9版本将会发布,而2008年上半年将会确定1.0的版本规范,从下半年开始正式推广。